Hardware - разное

обработка автомобиля ceramic pro light. |

Архитектура систем NonStop - часть 3


Picture 2

Рисунок 2.

Архитектура Integrity

Три процессора выполняют одинаковые потоки команд, но работают с независимой

синхронизацией. Процессоры синхронизируются во время обработки обращений

к глобальной памяти и при обслуживании внешних прерываний. Все обращения

к глобальной памяти с выходов резервируемых процессоров поступают через

схемы голосования в пару контроллеров TMR. Схемы голосования, сравнивая

обращения между собой, обнаруживают возможные неисправности процессоров

и посылают достоверные запросы в остальную часть системы. Для обнаружения

неисправностей в конструкциях контроллера TMR и процессора в/в используются

средства самоконтроля. Каждый периферийный контроллер содержит стандартную

плату VME, которая через специальный адаптер подсоединяется к паре шин

в/в, защищенных четностью. Плата адаптера позволяет осуществлять коммутацию

контроллера с 2 процессорами в/в.

В системах Integrity реализация платы основного процессора не требует

сложной логики самоконтроля. Однако отличает ее конструкцию от конструкции

процессорной платы систем NonStop, хотя в обеих используются одни и те

же микропроцессоры. Архитектура новых систем объединяет требования базовой

конструкции Integrity при сохранении совместимости с требованиями систем

NonStop.




- Начало -  - Назад -  - Вперед -



Книжный магазин